Kjøp Elektronikk Og Elektriske Prosjekter I India

Adder Kretser

i elektronikk utfører adder krets tillegg av det binære numbers.in ulike datamaskiner og andre typer prosessorer. Adder kretser brukes ikke bare I Alu, men også brukt i ulike prosessorer for å beregne økning eller reduksjon operasjoner, tabellindekser, adresser, etc. En typisk adder krets genererer sum og bære som utgang. Hovedformålet med disse adressene brukes til å legge til de forskjellige formatene SOM XS-3, binary coded decimal (BCD) og gray code. Når ens eller to kompliment brukes til å angi negative tall, er det lite å endre adder til subtraktor.En mer kompleks adder brukes til å representere andre signerte tall. Anvendelser av adder krets er, adder kretser brukes ikke bare til å legge binære tall, men også brukt i digitale applikasjoner som adresse, tabellindeks, dekoding og beregning etc.

Typer Adder Kretser

Adder kretser er klassifisert i to typer, Nemlig Halv Adder Krets Og Full Adder Krets

Halv Adder Krets

halv adder kretsen brukes til å summere to binære sifre nemlig A Og B. Halv adder har to o/ps som sum og bære, hvor summen er merket med ‘s’ og bære er merket Med ‘C’. Bæresignalet angir et overløp i det følgende sifferet i et flersifret tillegg. Verdien av summen ‘ S ‘ ER 2C + S. den enkleste utformingen av half adder er vist nedenfor. Halv adder brukes til å legge til to i / p biter og generere en sum og bære som kalles som o / ps. I / p-variablene til half adder betegnes som augend bits & addend bits, mens o / p-variablene betegnes som sum og bære.

Halv Adder Krets

Halv Adder Krets

Sannhetstabell Av Halv Adder

sannhetstabellen av halv adder er vist nedenfor, ved hjelp av dette kan vi få De Boolske funksjonene for sum & bære. Her Karnal kartet brukes til å få Boolske ligninger for summen og bære av halv adder.

Sannhetstabell Av Halv Adder

Sannhetstabell Av Halv Adder

Halv Adder Logisk Diagram

det logiske diagrammet av halv adder er vist nedenfor.Hvis A & B er binær i / ps av halv adder, Så Er Den Boolske funksjonen for å beregne summen ‘ S ‘XOR-porten Til innganger A Og B. Logiske funksjoner for å beregne bære’ C ‘ ER og-porten Til A og B. fra det under halv adder logikkdiagrammet er det veldig klart, det krever en og gate og EN XOR gate. De universelle portene, NEMLIG nand og nor-portene, brukes til å designe alle digitale applikasjoner. For eksempel, her i figuren nedenfor viser utformingen av en halv adder bruker NAND porter.

Halv Adder Logikk Diagram

Halv Adder Logikk Diagram

VHDL Kode For Halv Adder

enhet ha er
Port (a: I STD_LOGIC;
b : I STD_LOGIC;
sha : ut Std_logic;

cha : Ut Std_logic);
Slutt Ha;
arkitektur atferdsmessig av ha er
begynn
SHA<= a xor b;
cha<= a og b;
slutt atferdsmessig

FULL adder krets

en full adder brukes til å legge til tre input binære tall. Implementering av full adder er vanskelig sammenlignet med halv adder. Full adder har tre innganger og to utganger, i / ps Er A, B Og Cin og o / p er sum ‘ S ‘og bære ‘Cout’. I tre innganger av full adder, to i / ps A B er addend og augend, hvor tredje I / p Cin er bære på foregående siffer drift. Full adder kretsen genererer en to bit o / p og disse er betegnet med signalene nemlig S og Cout. Hvor sum= 2xcout + S

 Full Adder Krets

Full Adder Krets

Sannhetstabell Av Full Adder

sannhetstabellen av full adder krets er vist nedenfor, ved å bruke Dette kan vi få De Boolske funksjonene for sum & bære. Her Karnal kartet brukes til å få Boolske ligninger for summen og bære av hele adder.

Truth Table Of Full Adder

Truth Table Of Full Adder

Full Adder Logikk Diagram

denne full adder logikk krets brukes til å legge til tre binære tall, nemlig A, B Og C, og to o / ps sum og bære. Denne full adder logikk krets kan implementeres med to halv adder kretser. Første halvdel adder krets brukes til å legge de to innganger for å generere en ufullstendig sum & bære. Mens en andre halvdel adder brukes til å legge Til ‘ Cin ‘ til summen av første halvdel adder for å få den endelige utgangen. Hvis en halv adder logikk krets genererer en bære, vil det være en o / p bære. Så utgang bære vil VÆRE en eller funksjon av halv adder bære o / p. Ta en titt på full adder logikk krets vist nedenfor.

Full Adder Logikk Diagram

Full Adder Logikk Diagram

VHDL Koding For Full Adder

enhet full_add er
Port ( a : I std_logic;
b : I STD_LOGIC;
cin : i std_logic;
sum : ut std_logic;
Cout : Ut Std_logic);
end full_add;
ARKITEKTUR ATFERDS av full_add er
komponent ha er
port ( a : i STD_LOGIC;
b : I STD_LOGIC;
sha : ut STD_LOGIC;
cha : ut STD_LOGIC);
sluttkomponent;
signal s_s,c1,c2: STD_LOGIC ;
begynn
HA1:ha portkart(a,b,s_s,c1);
HA2:ha port kart (s_s,cin,SUM,C2);
cout<=c1 eller c2 ;
SLUTT ATFERDSMESSIG;

Dermed handler dette om Adder-Kretsforklaringen I Korthet Med Kretsdiagram, som inkluderer en halv adder, full adder med deres sannhetstabeller & logikkdiagrammer, og eventuelle spørsmål angående dette emnet eller ingeniørprosjektideer for siste års ingeniørstudenter gir tilbakemelding ved å kommentere i kommentarfeltet nedenfor. Her er et spørsmål til deg, hva er programmene til halv adder og full adder?

Legg igjen en kommentar

Din e-postadresse vil ikke bli publisert.