PLD

(Programmerbar Logisk enhet) en rekke logiske chips som er programmerbare på kundens nettsted, kunden er den faktiske brukeren eller en leverandør som videreselger en tilpasset chip. Logic programmerbarhet betyr at nye chip design kan testes og enkelt endres uten å pådra seg de enorme photomask kostnadene for chips gjennomført i en halvleder fab (se ASIC). I tillegg kan minnebaserte Pld-Er omprogrammeres om og om igjen, noe som gjør at arbeidsprodukter kan oppgraderes på brukerens nettsted.
Pld-Er refererer alltid til endring av logikk og ikke data, og programmerbare lagringschips som PROMs og EPROMs som brukes til programkode, kan også kategoriseres Som Pld-er.
PLDs er prefabrikkerte med forskjellige typer logiske kretser (fra en håndfull til hundretusener), alle venter på å bli sammenkoblet i henhold til kundens krav. Se soft core og adaptiv databehandling.
Fpga-Er
Feltprogrammerbare portarrayer er en stor programmerbar logikkteknologi som noen leverandører klassifiserer under pld-paraplyen, mens andre holder dem skilt. I begge tilfeller faller Både Fpga-Er og Pld-er innenfor kategorien» feltprogrammerbar enhet » (fpd) (se FPGA).
Programmerbare En Gang (Smeltbare Koblinger og Antifuse)
Sikringsbaserte Plder er permanente» engangs programmerbare » (OTP) chips. «Smeltbare lenker» programmeres ved elektrisk smeltende ledende aluminiumspor (blåser mikroskopiske sikringer). «Antifuse» er motsatt. I stedet for å ødelegge ledende koblinger, blir de «vokst» ved å sende ladninger til små blokker av isolerende silisium som blir ledende.
Omprogrammerbar (Minnebasert)
Omprogrammerbare Pld-er lagrer logikkdesignet i ET EPROM -, eeprom -, flash-eller SRAM-minne som knytter hvert programmerbart tilkoblingspunkt til en minnecelle (er forbindelsen åpen eller lukket). SRAM-baserte Pld-Er er populære og lastes på nytt ved oppstart, noe som gjør dem dynamiske og adaptive til nye krav på sporet av øyeblikket.
SPLDs Og CPLDs
Simple PLDs (SPLDs) er enheter med en og array som mater en eller array eller noe lignende, forskjellene er om en eller begge arrays er programmerbare. SPLDs er programmert via fusible link, antifuse, EPROM, EEPROM eller flash. Komplekse Pld-Er (Cpld-er) dannes fra Et antall Spld-Er koblet sammen av en programmerbar koblingsmatrise. Cpld er EEPROM, flash eller SRAM basert.
asic2.jpg

Asic-Familien
Pld-Er faller inn under Den mest generiske definisjonen Av applikasjonsspesifikke Ic-Er (asic-er). (Diagram høflighet Av Clive » Max » Maxfield, www.clivemaxfield.com)

Legg igjen en kommentar

Din e-postadresse vil ikke bli publisert.