PLD

(programovatelné logické zařízení) různé logické čipy, které jsou programovatelné na místě zákazníka, přičemž zákazník je skutečný uživatel nebo prodejce, který prodává přizpůsobený čip. Logická programovatelnost znamená, že nové návrhy čipů lze testovat a snadno měnit, aniž by vznikly obrovské náklady na fotomask pro čipy dokončené v polovodičovém fab (viz ASIC). Kromě toho lze PLD založené na paměti znovu a znovu přeprogramovat, což umožňuje upgrade pracovních produktů na webu uživatele.
PLD vždy odkazují na modifikaci logiky, nikoli na data, a programovatelné paměťové čipy, jako jsou PROMs a EPROM, které se používají pro programový kód, mohou být také kategorizovány jako PLD.
PLD jsou prefabrikované s různými typy logických obvodů (od hrstky po stovky tisíc), všechny čekají na propojení podle požadavků zákazníka. Viz soft core a adaptive computing.
FPGA
pole programovatelná hradlová pole jsou hlavní programovatelnou logickou technologií, kterou někteří dodavatelé klasifikují pod deštníkem PLD, zatímco jiní je udržují odděleně. V obou případech FPGA i PLD spadají do kategorie“ field programmable device “ (FPD) (viz FPGA).
Programovatelné jednou (tavitelné odkazy a Antifuse)
PLD založené na pojistkách jsou trvalé“ jednorázové Programovatelné “ (OTP) čipy. „Tavitelné články“ jsou programovány elektricky tavícími vodivými hliníkovými stopami (foukáním mikroskopických pojistek). „Antifuse“ je opak. Místo toho, aby zničily vodivé vazby, jsou“ pěstovány “ posíláním nábojů do malých bloků izolačního křemíku, které se stávají vodivými.
Přeprogramovatelné (založené na paměti)
Přeprogramovatelné PLD ukládají svůj logický design do paměti EPROM, EEPROM, flash nebo SRAM, která spojuje každý programovatelný spojovací bod s paměťovou buňkou (je připojení otevřené nebo uzavřené). PLD založené na SRAM jsou populární a znovu načteny při spuštění, což je činí dynamickými a přizpůsobivými novým požadavkům na okamžik.
SPLDs a CPLDs
jednoduché PLDs (SPLDs) jsou zařízení s a pole krmení nebo pole nebo něco podobného, rozdíly jsou, zda jedno nebo obě pole jsou programovatelné. Spld jsou naprogramovány pomocí tavitelného odkazu, antifuse, EPROM, EEPROM nebo flash. Komplexní PLD (CPLD) jsou tvořeny z řady Spld spojených dohromady programovatelnou spínací maticí. CPLD jsou založeny na EEPROM, flash nebo SRAM.
 asic2.jpg

Rodina ASIC
PLD spadá pod nejobecnější definici aplikačně specifických ICs (ASIC). (Diagram s laskavým svolením Clive “ Max “ Maxfield, www.clivemaxfield.com)

Napsat komentář

Vaše e-mailová adresa nebude zveřejněna.