PLD

(Programmable Logic Device) een verscheidenheid aan logische chips die programmeerbaar zijn op de locatie van de klant, waarbij de klant de werkelijke gebruiker of een verkoper is die een aangepaste chip verkoopt. Logic programmability betekent dat nieuwe chipontwerpen kunnen worden getest en gemakkelijk kunnen worden veranderd zonder de enorme kosten van fotomasken voor chips die in een halfgeleider fab worden voltooid (zie ASIC). Bovendien kunnen op geheugen gebaseerde PLDs opnieuw en opnieuw worden geprogrammeerd, waardoor werkende producten op de plaats van de gebruiker kunnen worden geüpgraded.
PLD ’s verwijzen altijd naar het wijzigen van logica en niet naar data, en programmeerbare opslagchips zoals PROMs en EPROM’ s die worden gebruikt voor programmacode kunnen ook als PLD ‘ s worden gecategoriseerd.
PLD ‘ s zijn geprefabriceerd met verschillende typen logische schakelingen (van een handvol tot honderdduizenden), die allemaal wachten om te worden verbonden volgens de eisen van de klant. Zie soft core en adaptive computing.FPGA ‘s
FPGA’ s
Field programmable gate arrays zijn een belangrijke programmeerbare logische technologie die sommige leveranciers onder de PLD-paraplu classificeren, terwijl anderen ze gescheiden houden. In beide gevallen vallen zowel FPGA ’s als PLD’ s Onder de categorie “field programmable device” (FPD) (zie FPGA).
eenmaal programmeerbaar (Smeltloodverbindingen en Antifuse)
PLD ‘ s op basis van zekeringen zijn permanente “eenmalige programmeerbare” (OTP) chips. “Smeltbare schakels” worden geprogrammeerd door elektrisch smelten geleidende aluminium sporen (blazen microscopische zekeringen). “Antifuse” is het tegenovergestelde. In plaats van het vernietigen van geleidende schakels, worden ze “gekweekt” door het verzenden van ladingen in kleine blokken van isolerend silicium die geleidend worden.
herprogrammeerbare (op geheugen gebaseerde)
herprogrammeerbare PLD ‘ s slaan hun logische ontwerp op in een EPROM -, EEPROM -, flash-of SRAM-geheugen dat elk programmeerbaar verbindingspunt koppelt aan een geheugencel (de verbinding is open of gesloten). SRAM-gebaseerde PLD ‘ s zijn populair en herladen bij het opstarten, waardoor ze dynamisch en adaptief aan nieuwe eisen op het moment.
Spld ’s en CPLD’ s
eenvoudige PLD ’s (Spld’ s) zijn apparaten met een en array die een of array of iets dergelijks voeden, waarbij het verschil is of één of beide arrays programmeerbaar zijn. SPLDs worden geprogrammeerd via smeltlood, antifuse, EPROM, EEPROM of flash. Complexe PLD ’s (CPLD’ s) worden gevormd uit een aantal Spld ‘ s die met elkaar verbonden zijn door een programmeerbare schakelmatrix. CPLDs zijn EEPROM, flash of SRAM gebaseerd.
 asic2.jpg

de ASIC-familie
PLD ‘ s vallen onder de meest algemene definitie van toepassingsspecifieke ICs (ASICs). (Diagram met dank aan Clive ” Max ” Maxfield, www.clivemaxfield.com)

Geef een antwoord

Het e-mailadres wordt niet gepubliceerd.