PLD

(programmerbar Logikanordning) en mängd logikchips som är programmerbara på kundens webbplats, kunden är den faktiska användaren eller en leverantör som säljer ett anpassat chip. Logisk programmerbarhet innebär att nya chipdesigner kan testas och enkelt ändras utan att ådra sig de enorma fotomaskkostnaderna för chips som är färdiga i en halvledarfab (se ASIC). Dessutom kan minnesbaserade PLD: er omprogrammeras om och om igen, vilket gör att arbetsprodukter kan uppgraderas på användarens webbplats.
PLDs hänvisar alltid till modifierande logik och inte data, och programmerbara lagringschips som PROMs och eprom som används för programkod kan också kategoriseras som PLDs.
PLDs är prefabricerade med olika typer av logikkretsar (från en handfull till hundratusentals), alla väntar på att vara sammankopplade enligt kundens krav. Se mjuk kärna och adaptiv databehandling.
FPGA: er
Fältprogrammerbara grindar är en viktig programmerbar logikteknik som vissa leverantörer klassificerar under PLD-paraplyet medan andra håller dem separata. I båda fallen faller både FPGA och PLD inom kategorin” field programmable device ” (FPD) (se FPGA).
programmerbar en gång (smältbara länkar och Antifuse)
Säkringsbaserade PLD: er är permanenta ”engångsprogrammerbara” (OTP) chips. ”Smältbara länkar” programmeras av elektriskt smältande ledande aluminiumspår (blåser mikroskopiska säkringar). ”Antifuse” är motsatsen. Istället för att förstöra ledande länkar ”odlas” de genom att skicka laddningar till små block av isolerande kisel som blir ledande.
omprogrammerbar (Minnesbaserad)
omprogrammerbara PLDs lagrar sin logiska design i ett EPROM -, EEPROM -, flash-eller SRAM-minne som associerar varje programmerbar anslutningspunkt med en minnescell (är anslutningen öppen eller stängd). SRAM-baserade PLD: er är populära och laddas om vid start, vilket gör dem dynamiska och anpassningsbara till nya krav på ögonblicket.
spld och CPLD
enkla PLD (spld) är enheter med en och array som matar en eller array eller något liknande, skillnaderna är huruvida en eller båda arraysna är programmerbara. Spld: er programmeras via smältbar länk, antifuse, EPROM, EEPROM eller flash. Komplexa PLD: er (CPLD: er) bildas av ett antal spld: er kopplade ihop med en programmerbar omkopplingsmatris. CPLD: er är EEPROM, flash eller SRAM-baserade.
asic2.jpg

ASIC-familjen
PLDs faller under den mest generiska definitionen av applikationsspecifika ICS (ASIC). (Diagram med tillstånd av Clive ” Max ” Maxfield, www.clivemaxfield.com)

Lämna ett svar

Din e-postadress kommer inte publiceras.